【四旋翼飞行器】76小时吃透四轴算法!史上最强软硬结合实战项目,👉戳此立抢👈

设置系统:使用DPPD PROX测量虚拟网络功能(VNF)性能

英特尔 Altera视频 2018-11-05 06:47 次阅读
DPDK 是一套用于快速数据包处理的库和驱动程序。 您可以将通用处理器轻松转换成您自己的数据包转发器,无需使用昂贵的定制交换机和路由器。DPDK 是一款在用户空间中运行的软件加速器,可绕过 Linux 内核并支持数据包处理应用访问 NIC、CPU 和内存。
收藏 人收藏
分享:

评论

相关推荐

如何正确区分和安装CPU

中央处理器(CPU,Central Processing Unit)是一块超大规模的集成电路,是一台....
的头像 发烧友学院 发表于 01-16 17:21 19次 阅读
如何正确区分和安装CPU

小米内部人士爆料澎湃处理器仍在研发中

去年年底,网上曾传出“小米澎湃遭遇五次流片失败,小米或将放弃澎湃处理器”的消息。现在来自小米内部人士....
的头像 芯智讯 发表于 01-16 16:10 71次 阅读
小米内部人士爆料澎湃处理器仍在研发中

IntelF系列不带核显酷睿新品或是14nm产能危机下的妥协产物

Intel在CES上宣布推出9代酷睿桌面CPU新品,除了i5-9400,其余全部以“F”结尾,代表没....
发表于 01-16 15:50 19次 阅读
IntelF系列不带核显酷睿新品或是14nm产能危机下的妥协产物

Intel计划推出一款新的酷睿i9-9990XE 采取拍卖的方式销售

Intel目前在桌面市场上的最顶级处理器是酷睿i9-9980XE,14nm工艺,18核心36线程,频....
发表于 01-16 15:44 19次 阅读
Intel计划推出一款新的酷睿i9-9990XE 采取拍卖的方式销售

Intel官宣10nmIceLake处理器 判断应该是i3/i5级别

刚结束的CES上,Intel官宣了10nm Ice Lake处理器,覆盖消费端的酷睿和服务器端的Xe....
发表于 01-16 15:40 20次 阅读
Intel官宣10nmIceLake处理器 判断应该是i3/i5级别

手机芯片研发的脚步也从未停歇,传小米澎湃S2被放弃内部辟谣

2015年3月,麒麟930/935 SoC发布,5月中档芯片麒麟650发布,而到2015年11月,麒....
的头像 DIGITIMES 发表于 01-16 15:27 60次 阅读
手机芯片研发的脚步也从未停歇,传小米澎湃S2被放弃内部辟谣

UTC1212无线数据传输模块的应用手册免费下载

UTC1212模块是高度集成超低功耗半双工微功率无线数据传输模块,片上集成嵌入高性能低功耗STM8L....
发表于 01-16 15:02 8次 阅读
UTC1212无线数据传输模块的应用手册免费下载

Keil实例教程之Keil工程文件的建立设置与目标文件的获得

单片机开发中除必要的硬件外,同样离不开软件,我们写的汇编语言源程序要变为CPU可以执行的机器码有两种....
发表于 01-16 11:43 10次 阅读
Keil实例教程之Keil工程文件的建立设置与目标文件的获得

利用32位处理器和无线收发器实现物联网

集成度和灵活性之间的平衡是物联网 (IoT) 中低成本无线节点的关键设计指标之一。 高度集成的超低功....
的头像 电子设计 发表于 01-16 09:14 224次 阅读
利用32位处理器和无线收发器实现物联网

PC市场日渐萎靡,联想的重点是如何发展新业务

联想目前依然以PC业务为主。2018年三季度(2019财年第二财季)的业绩显示,负责PC业务的个人计....
的头像 柏颖漫谈 发表于 01-16 08:36 191次 阅读
PC市场日渐萎靡,联想的重点是如何发展新业务

请问为什么在Preprocessor symbol中不添加STM32F10X_CL也不会抱错呢?

我用的处理器是STM32F107VCT6 在stm32f10x.h文件中看到如下内容: #if !defined (STM32F10X_LD) && !defined (S...
发表于 01-16 08:09 60次 阅读
请问为什么在Preprocessor symbol中不添加STM32F10X_CL也不会抱错呢?

LPC4350的功能特性和应用分析

恩智浦半导体LPC4350是在单芯片上首次实现32位ARM®Cortex™-M0/M4。 M4可以专....
的头像 电子设计 发表于 01-16 08:07 57次 阅读
LPC4350的功能特性和应用分析

GPU如何加快软件应用程序的运行速度

理解 GPU 和 CPU 之间区别的一种简单方式是比较它们如何处理任务。CPU 由专为顺序串行处理而....
的头像 电子发烧友网工程师 发表于 01-15 17:47 239次 阅读
GPU如何加快软件应用程序的运行速度

如何选择合适的单片机常用单片机介绍

单片微型计算机简称单片机,是典型的嵌入式微控制器,它不是完成某一个逻辑功能的芯片,而是把一个计算机系....
发表于 01-15 17:18 48次 阅读
如何选择合适的单片机常用单片机介绍

三星S10系列售价已出 vivo将在1月24日推出新机

在今日,vivo官方宣布将会在这个月24号推出新机。但目前还未给出新机的具体详情,因此有些相关人士猜....
的头像 牵手一起梦 发表于 01-15 16:51 567次 阅读
三星S10系列售价已出 vivo将在1月24日推出新机

联想集团副总裁常程做了一张表,用于挑衅刚发布的红米Note7

联想S5 Pro GT版本,搭载骁龙660 AIE处理器,它用上了6.2英寸19:9全面屏,内置35....
的头像 电子发烧友网工程师 发表于 01-15 14:39 358次 阅读
联想集团副总裁常程做了一张表,用于挑衅刚发布的红米Note7

超微7纳米CPU、GPU大军后段封装订单由三强分食

熟悉委外封测代工(OSAT)业者透露,除了晶圆代工非台积电操刀莫属外,超微绝地反攻的7纳米CPU、G....
的头像 DIGITIMES 发表于 01-15 14:30 167次 阅读
超微7纳米CPU、GPU大军后段封装订单由三强分食

请问C6678芯片的功耗差异有多少?

您好!我使用C6678处理器时,同一批板卡上,板卡的功耗差异很大,请问C6678芯片的功耗差异大约多少瓦?请问是什么原因导致板卡...
发表于 01-15 10:48 85次 阅读
请问C6678芯片的功耗差异有多少?

AMD 7nm锐龙三代处理器有何特点

CES 2019的主题演讲中,AMD在最后环节宣布了7nm锐龙三代处理器,但它无疑是今天媒体及玩家的....
的头像 电子发烧友网工程师 发表于 01-15 10:32 438次 阅读
AMD 7nm锐龙三代处理器有何特点

C6000的CPU执行指令是流水线方式的,不会产生冲突吗?

C6000的CPU执行指令是流水线方式的,每个时钟可以同时执行8个指令,这样一来,不会产生冲突吗? 比如第一条指令,赋值给一个...
发表于 01-15 10:27 75次 阅读
C6000的CPU执行指令是流水线方式的,不会产生冲突吗?

Intel计划在未来10天内选出新一任CEO

Intel公司寻找新一任CEO的工作已持续行了6个多月时间,但时至今日尚未物色到适合的人选。彭博社今....
发表于 01-15 10:15 39次 阅读
Intel计划在未来10天内选出新一任CEO

分析师称苹果的Mac电脑应该放弃Intel处理器转向AMD

AMD在CES展会上首次公开了7nm锐龙处理器,虽然还是8核16线程,但是AMD这一次有了更充足的信....
发表于 01-15 10:07 261次 阅读
分析师称苹果的Mac电脑应该放弃Intel处理器转向AMD

怎么生成任意,稳定的频率

这就是问题:我需要产生一个517 OCH 517kHz信号,正弦或平方。要做到这一点,最简单的方法就是用计时器来划分时钟。这需要零...
发表于 01-15 06:57 18次 阅读
怎么生成任意,稳定的频率

VS1003接功放噪声很大

CPU用STM32F103RC,驱动程序用原子哥的,功放用TI TPA3125 附原理图: ...
发表于 01-15 03:00 33次 阅读
VS1003接功放噪声很大

红米独立,卢伟冰操盘!雷军为新帅卢伟冰定调:生死看淡,不服就干

硬件配置上号称PK友商3000元以上的手机。Redmi Note 7搭载的是主频最高2.2GHz的高....
的头像 MCA手机联盟 发表于 01-14 17:37 541次 阅读
红米独立,卢伟冰操盘!雷军为新帅卢伟冰定调:生死看淡,不服就干

索尼推出呼声极高的黑科技神器Xperia Touch

首先, Xperia Touch 的外观与传统投影仪有很大不同。采用类似机箱的造型。体积并不是很大,....
的头像 WPR 发表于 01-14 16:36 319次 阅读
索尼推出呼声极高的黑科技神器Xperia Touch

E2441B VME/VXI总线预处理器接口用户指南

E2441B VME/VXI总线预处理器接口用户指南
发表于 01-14 16:22 27次 阅读
E2441B VME/VXI总线预处理器接口用户指南

鲁大师公布2018年度AI芯片排行榜 苹果A12处理器拔得头筹

1月14日消息,鲁大师公布了2018年度AI芯片排行榜。
的头像 39度创意研究所 发表于 01-14 15:06 799次 阅读
鲁大师公布2018年度AI芯片排行榜 苹果A12处理器拔得头筹

为什么除了CPU还需要显卡

为什么除了CPU还需要显卡?这个看情况而定。因为并不是所有cpu都需要显卡。部分cpu内集成显卡,由....
的头像 发烧友学院 发表于 01-14 15:01 107次 阅读
为什么除了CPU还需要显卡

请问C6678调试的最优建议的电脑配置如何?

我现在使用的HP电脑配置为 Intel i7-7700 CPU 3.60GHz,64位操作系统,8GB内存,在8核仿真模式下经常出现load .out文...
发表于 01-14 14:34 114次 阅读
请问C6678调试的最优建议的电脑配置如何?

AMD只用7nm的的中端样品就达成了媲美i9-9900K的多核性能

AMD本周在CES 2019上正是官宣了第三代Ryzen锐龙处理器,基于7nm Zen 2架构打造,....
发表于 01-14 10:42 117次 阅读
AMD只用7nm的的中端样品就达成了媲美i9-9900K的多核性能

Intel除了CPU还将进军其他领域

如果你还以为Intel的主业是CPU处理器,那就大错特错了,因为现在他们在这个领域投入的精力真的是越....
发表于 01-14 10:38 68次 阅读
Intel除了CPU还将进军其他领域

基于ARM的Layerscape系列及I.MX系列处理器开发套件

各大互联网巨头在云计算的领域争的头破血流的时候,在IoT领域逐渐开始兴起一种更为靠近物或数据源头的最....
的头像 周立功单片机 发表于 01-14 10:35 766次 阅读
基于ARM的Layerscape系列及I.MX系列处理器开发套件

AMD第三代锐龙桌面处理器继续使用单芯片整合设计 并依然是AM4封装接口

AMD日前正式揭晓了第三代锐龙桌面处理器,代号Matisse,类似数据中心的二代EPYC霄龙采用了c....
发表于 01-14 10:29 80次 阅读
AMD第三代锐龙桌面处理器继续使用单芯片整合设计 并依然是AM4封装接口

ARM和华为在1月初给我们带来哪些新品发布?

2019年注定是不平静的一年,科技届刚刚迎来CES2019的多家产品发布,但是没有在CES展上亮相的....
发表于 01-14 10:08 738次 阅读
ARM和华为在1月初给我们带来哪些新品发布?

双MB两种架构之间有什么区别

嗨, 我正在使用双MB目标V5 ml507参考XAPP996教程,其中我们为每个MB使用2个PLB总线,但PLB总线是多重总线,所以...
发表于 01-14 09:57 38次 阅读
双MB两种架构之间有什么区别

如何设计低功耗的单片机便携式系统详细设计方法说明

针对单片机便携式系统功耗要求低的特点,比较仝面的介绍了将单片机便携式系统如何设计成低功耗系统.主要从....
发表于 01-14 08:00 29次 阅读
如何设计低功耗的单片机便携式系统详细设计方法说明

苹果手机如何拆胶详细方法说明

苹果拆胶方法:1.用小嘴风枪200度加热IC边沿,用镊子(不能太尖)轻轻去掉黑胶,注意不要去掉小电阻....
发表于 01-14 08:00 36次 阅读
苹果手机如何拆胶详细方法说明

刷机报错代码参照表资料免费下载

本文档的主要内容详细介绍的是刷机报错代码参照表资料免费下载 刷到三分之一报错-1,基带电源供电输出....
发表于 01-14 08:00 23次 阅读
刷机报错代码参照表资料免费下载

请问TI的多核处理器生产工艺达到多少nm,主要产品型号是什么?

TI的多核处理器,生产工艺达到多少nm,其主要产品型号是?...
发表于 01-14 06:01 72次 阅读
请问TI的多核处理器生产工艺达到多少nm,主要产品型号是什么?

嵌入式实时操作系统Percepio新版本有什么改动

Percepio赶在寒假之前发布了Tracealyzer 4.2.9,新版本有了一些改进,并对发现的....
的头像 嵌入式资讯精选 发表于 01-13 10:22 335次 阅读
嵌入式实时操作系统Percepio新版本有什么改动

美国欲限制AI、处理器技术出口 中国迎来重大利好

2019年1月10日,美国限制出口AI技术的法规结束了公众征求意见的阶段,正式进入起草阶段。这项足以....
的头像 高工智能未来 发表于 01-13 09:46 664次 阅读
美国欲限制AI、处理器技术出口 中国迎来重大利好

给电脑配风扇时要注意什么

在安装CPU散热器时,需要注意防止“假安装”现象的现出。“假安装”即看上去是安好,但实际上CPU的表....
的头像 发烧友学院 发表于 01-12 11:22 291次 阅读
给电脑配风扇时要注意什么

支持大吞吐量和实时应用程序的均衡SoC系统的最佳实践和设计

现代SoC软件通常包括多种应用,从汽车发动机控制等硬件实时应用,到HD视频流等大吞吐量应用。随着现代....
发表于 01-12 10:18 86次 阅读
支持大吞吐量和实时应用程序的均衡SoC系统的最佳实践和设计

简析国内外传感器技术及差距

物联网的系统架构一般由感知层、传输层和应用层组成。感知层主要由传感器、微处理器和无线通信收发器等组成....
的头像 RTThread物联网操作系统 发表于 01-11 16:45 848次 阅读
简析国内外传感器技术及差距

如何管理Harmony

所有,我从2.04的一个预建的应用程序,并将处理器从144PIN变为64引脚。我还为LCB显示和PMP中的源代码提供了示例。我理解...
发表于 01-11 14:09 55次 阅读
如何管理Harmony

耐威科技发布两则关于全资子公司对外投资设立参股子公司的公告

耐威科技表示,微芯科技本次投资设立参股子公司拟以自有资金进行投入,若投资未达到预期盈利效果,将会对公....
的头像 半导体投资联盟 发表于 01-11 14:06 693次 阅读
耐威科技发布两则关于全资子公司对外投资设立参股子公司的公告

群雄角逐5G基带芯片市场

随着5G网络的即将商用,手机芯片厂商纷纷抢先推出了自家的5G芯片。手机芯片可以分为射频芯片、基带调制....
的头像 电子工程技术 发表于 01-11 10:09 768次 阅读
群雄角逐5G基带芯片市场

AMD发布全球首款7纳米GPU,高端游戏市场狙击英伟达

这个消息看起来很有意思,其实从技术上讲,AMD并没有发布任何新的GPU,(新显卡仍然沿用与上一代旗舰....
的头像 新智元 发表于 01-11 09:04 378次 阅读
AMD发布全球首款7纳米GPU,高端游戏市场狙击英伟达

AMD发布7nm第三代锐龙处理器

CES 2019的主题演讲中,AMD在最后环节宣布了7nm锐龙三代处理器,但它无疑是今天媒体及玩家的....
的头像 电子发烧友网工程师 发表于 01-11 08:54 558次 阅读
AMD发布7nm第三代锐龙处理器

英特尔的10nm芯片终于挤出来了

在CES主题演讲中,英特尔的Gregory Bryant展示了该公司的“首批10nmSoC”,这是一....
的头像 中国半导体论坛 发表于 01-10 15:55 679次 阅读
英特尔的10nm芯片终于挤出来了

性能10倍于GPU:英特尔推出全新Nervana AI处理器

当地时间1月7日,英特尔在CES2019展会上发布了Nervana系列神经网络处理器的最新型号NNP....
发表于 01-10 10:16 246次 阅读
性能10倍于GPU:英特尔推出全新Nervana AI处理器

英特尔联手Facebook发布史上最燃第九代处理器

拉斯维加斯时间 1 月 7 日下午,英特尔在 CES 上宣布,将和 Facebook 合作在今年下半....
的头像 电子发烧友网工程师 发表于 01-10 08:58 432次 阅读
英特尔联手Facebook发布史上最燃第九代处理器

NB IOT模块系列BC35-G和BC28 AT命令手册资料免费下载

本文档详细介绍了Quectel NB IOT BC35-G和BC28模块支持的AT命令集。收到该字符....
发表于 01-10 08:00 46次 阅读
NB IOT模块系列BC35-G和BC28 AT命令手册资料免费下载

魅族Note9搭载高通最新的6150处理器,用上了4800万像素的摄像头

有煤油(魅族粉丝的俗称)将该爆料发到魅族论坛,询问黄章(魅族老大)是否属实,结果得到了黄章的确认,黄....
的头像 MCA手机联盟 发表于 01-09 18:04 1013次 阅读
魅族Note9搭载高通最新的6150处理器,用上了4800万像素的摄像头

Arm图像信号处理器为智能设备打造更敏锐的数字眼

创建“数字眼”来处理实时的、更高质量的图像,让观众对环境有最真实的感受,这是Arm生态系统在致力于赋....
的头像 Arm芯闻 发表于 01-09 15:26 430次 阅读
Arm图像信号处理器为智能设备打造更敏锐的数字眼

HyperMesh教程之HyperMesh 12.0的快捷键资料免费下载

本文档的主要内容详细介绍的是HyperMesh教程之HyperMesh 12.0的快捷键资料免费下载....
发表于 01-09 08:00 47次 阅读
HyperMesh教程之HyperMesh 12.0的快捷键资料免费下载

AM5749 Sitara 处理器:双核 Arm Cortex-A15 和双核 DSP,多媒体、支持 ECC 的 DDR、安全引导和深度学习

AM574x Sitara Arm应用处理器旨在满足现代嵌入式产品的强烈处理需求。 AM574x器件通过以下方式实现高处理性能完全集成的混合处理器解决方案的最大灵活性。这些器件还将可编程视频处理与高度集成的外设集合在一起。每个AM574x器件都提供加密加速。 可编程性由具有Neon™扩展的双核Arm Cortex-A15 RISC CPU和两个TI C66x VLIW浮点DSP内核提供。 Arm允许开发人员将控制功能与DSP和协处理器上编程的其他算法分开,从而降低系统软件的复杂性。 此外,TI还为Arm和C66x提供了一整套开发工具。 DSP,包括C编译器,用于简化编程和调度的DSP汇编优化器,以及用于查看源代码执行情况的调试接口。 所有设备都提供加密加速。高安全性(HS)设备上提供了所有其他受支持的安全功能,包括对安全启动,调试安全性和对可信执行环境的支持的支持。有关HS器件的更多信息,请联系您的TI代表。 AM574x Sitara Arm应用处理器旨在满足现代嵌入式产品的强烈处理需求。 AM574x器件通过提供高处理性能完全集成的混合处理器解决方案的最大灵活性这些器件还将可编程视频处理与高度集成的外围设备相结合。每个AM574x器件都提供加密加速...
发表于 01-08 17:50 6次 阅读
AM5749 Sitara 处理器:双核 Arm Cortex-A15 和双核 DSP,多媒体、支持 ECC 的 DDR、安全引导和深度学习

AM6528 Sitara 处理器:双核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS,3D 图形

AM654x和AM652x Sitara Arm应用处理器旨在满足现代工业嵌入式产品的复杂处理需求。 AM654x和AM652x将四个或两个Arm Cortex-A53内核与双核Cortex-R5F MCU子系统(该子系统具有旨在帮助客户实现他们最终产品的功能安全目标的特性)和三个千兆位工业通信子系统(PRU_ICSSG) )组合在一起,从而为功能安全应用打造出支持.AM65xx目前正在按照IEC 61508标准要求,接受TÜV南德意志集团的认证评估。 四个A53内核分布在两个具有共享L2存储器的双核集群中,以创建两个处理通道。片上存储器,外设和互联中包含广泛的ECC,可确保可靠性。整个SoC中包含旨在帮助客户设计可实现他们的功能安全目标的特性(正在等待TÜV南德评估结果)。除了DMSC管理的粒度防火墙之外,AM654x和AM652x 四核Arm Cortex-A53 RISC CPU及霓虹扩展可实现可编程性,而双核Cortex-R5F MCU子系统可作为两个内核用在一般用途或用于锁步模式,以帮助满足功能安全应用的需求.PRU_ICSSG子系统可用于提供最多六个工业以太网端口,如Profinet IRT,TSN或EtherCAT™等,或者用于标准千兆位以太网连接。 TI提供了一整套...
发表于 01-08 17:50 15次 阅读
AM6528 Sitara 处理器:双核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS,3D 图形

AM6546 Sitara 处理器:四核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS

AM654x和AM652x Sitara Arm应用处理器旨在满足现代工业嵌入式产品的复杂处理需求。 AM654x和AM652x将四个或两个Arm Cortex-A53内核与双核Cortex-R5F MCU子系统(该子系统具有旨在帮助客户实现他们最终产品的功能安全目标的特性)和三个千兆位工业通信子系统(PRU_ICSSG) )组合在一起,从而为功能安全应用打造出支持.AM65xx目前正在按照IEC 61508标准要求,接受TÜV南德意志集团的认证评估。 四个A53内核分布在两个具有共享L2存储器的双核集群中,以创建两个处理通道。片上存储器,外设和互联中包含广泛的ECC,可确保可靠性。整个SoC中包含旨在帮助客户设计可实现他们的功能安全目标的特性(正在等待TÜV南德评估结果)。除了DMSC管理的粒度防火墙之外,AM654x和AM652x 四核Arm Cortex-A53 RISC CPU及霓虹扩展可实现可编程性,而双核Cortex-R5F MCU子系统可作为两个内核用在一般用途或用于锁步模式,以帮助满足功能安全应用的需求.PRU_ICSSG子系统可用于提供最多六个工业以太网端口,如Profinet IRT,TSN或EtherCAT™等,或者用于标准千兆位以太网连接。 TI提供了一整套...
发表于 01-08 17:50 16次 阅读
AM6546 Sitara 处理器:四核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS

AM6527 Sitara 处理器:双核隔离式 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS

AM654x和AM652x Sitara Arm应用处理器旨在满足现代工业嵌入式产品的复杂处理需求。 AM654x和AM652x将四个或两个Arm Cortex-A53内核与双核Cortex-R5F MCU子系统(该子系统具有旨在帮助客户实现他们最终产品的功能安全目标的特性)和三个千兆位工业通信子系统(PRU_ICSSG) )组合在一起,从而为功能安全应用打造出支持.AM65xx目前正在按照IEC 61508标准要求,接受TÜV南德意志集团的认证评估。 四个A53内核分布在两个具有共享L2存储器的双核集群中,以创建两个处理通道。片上存储器,外设和互联中包含广泛的ECC,可确保可靠性。整个SoC中包含旨在帮助客户设计可实现他们的功能安全目标的特性(正在等待TÜV南德评估结果)。除了DMSC管理的粒度防火墙之外,AM654x和AM652x 四核Arm Cortex-A53 RISC CPU及霓虹扩展可实现可编程性,而双核Cortex-R5F MCU子系统可作为两个内核用在一般用途或用于锁步模式,以帮助满足功能安全应用的需求.PRU_ICSSG子系统可用于提供最多六个工业以太网端口,如Profinet IRT,TSN或EtherCAT™等,或者用于标准千兆位以太网连接。 TI提供了一整套...
发表于 01-08 17:50 10次 阅读
AM6527 Sitara 处理器:双核隔离式 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS

AM6548 Sitara 处理器:四核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS,3D 图形

AM654x和AM652x Sitara Arm应用处理器旨在满足现代工业嵌入式产品的复杂处理需求。 AM654x和AM652x将四个或两个Arm Cortex-A53内核与双核Cortex-R5F MCU子系统(该子系统具有旨在帮助客户实现他们最终产品的功能安全目标的特性)和三个千兆位工业通信子系统(PRU_ICSSG) )组合在一起,从而为功能安全应用打造出支持.AM65xx目前正在按照IEC 61508标准要求,接受TÜV南德意志集团的认证评估。 四个A53内核分布在两个具有共享L2存储器的双核集群中,以创建两个处理通道。片上存储器,外设和互联中包含广泛的ECC,可确保可靠性。整个SoC中包含旨在帮助客户设计可实现他们的功能安全目标的特性(正在等待TÜV南德评估结果)。除了DMSC管理的粒度防火墙之外,AM654x和AM652x 四核Arm Cortex-A53 RISC CPU及霓虹扩展可实现可编程性,而双核Cortex-R5F MCU子系统可作为两个内核用在一般用途或用于锁步模式,以帮助满足功能安全应用的需求.PRU_ICSSG子系统可用于提供最多六个工业以太网端口,如Profinet IRT,TSN或EtherCAT™等,或者用于标准千兆位以太网连接。 TI提供了一整套...
发表于 01-08 17:49 16次 阅读
AM6548 Sitara 处理器:四核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS,3D 图形

AM6526 Sitara 处理器:双核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS

AM654x和AM652x Sitara Arm应用处理器旨在满足现代工业嵌入式产品的复杂处理需求。 AM654x和AM652x将四个或两个Arm Cortex-A53内核与双核Cortex-R5F MCU子系统(该子系统具有旨在帮助客户实现他们最终产品的功能安全目标的特性)和三个千兆位工业通信子系统(PRU_ICSSG) )组合在一起,从而为功能安全应用打造出支持.AM65xx目前正在按照IEC 61508标准要求,接受TÜV南德意志集团的认证评估。 四个A53内核分布在两个具有共享L2存储器的双核集群中,以创建两个处理通道。片上存储器,外设和互联中包含广泛的ECC,可确保可靠性。整个SoC中包含旨在帮助客户设计可实现他们的功能安全目标的特性(正在等待TÜV南德评估结果)。除了DMSC管理的粒度防火墙之外,AM654x和AM652x 四核Arm Cortex-A53 RISC CPU及霓虹扩展可实现可编程性,而双核Cortex-R5F MCU子系统可作为两个内核用在一般用途或用于锁步模式,以帮助满足功能安全应用的需求.PRU_ICSSG子系统可用于提供最多六个工业以太网端口,如Profinet IRT,TSN或EtherCAT™等,或者用于标准千兆位以太网连接。 TI提供了一整套...
发表于 01-08 17:48 10次 阅读
AM6526 Sitara 处理器:双核 Arm Cortex-A53 和双核 Arm Cortex-R5F,千兆位 PRU-ICSS

DRA793 适用于音频放大器且带 DSP 的 500MHz ARM Cortex-A15 SoC 处理器

DRA79x处理器提供538球,17×17毫米,0.65毫米球间距(0.8毫米间距规则可用于信号)采用Via Channel™阵列(VCA)技术,球栅阵列(BGA)封装。 该架构旨在通过经济高效的解决方案为汽车协处理器,混合无线电和放大器应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto”提供全面的可扩展性6 Ex“),DRA74x”Jacinto 6“,DRA72x”Jacinto 6 Eco“和DRA71x”Jacinto 6 Entry“系列信息娱乐处理器。 可编程性由具有Neon™扩展的单核Arm Cortex-A15 RISC CPU和TI C66x VLIW浮点DSP内核提供。 Arm处理器使开发人员能够将控制功能与DSP和协处理器上编程的其他算法分开,从而降低系统软件的复杂性。 此外,TI还为Arm提供了一整套开发工具, DSP,包括C编译器和用于查看源代码执行的调试接口。 所有设备都提供加密加速。高安全性(HS)设备上提供了所有其他受支持的安全功能,包括对安全启动,调试安全性和对可信执行环境的支持的支持。有关HS设备的更多信息,请联系您的TI代表。 DRA79x Jacinto 6 RSP(无线电声音处理器)设备系列符合AEC-Q100标准。 设备具有简化的电源...
发表于 11-02 19:27 17次 阅读
DRA793 适用于音频放大器且带 DSP 的 500MHz ARM Cortex-A15 SoC 处理器

DRA750 适用于信息娱乐应用的双 1.0GHz A15、双 DSP、扩展外设 SoC 处理器

DRA75x和DRA74x(Jacinto 6)信息娱乐应用处理器旨在满足现代信息娱乐系统汽车体验的强烈处理需求。
发表于 11-02 19:27 8次 阅读
DRA750 适用于信息娱乐应用的双 1.0GHz A15、双 DSP、扩展外设 SoC 处理器

DRA725 适用于汽车信息娱乐系统的 SoC 处理器

DRA72x(“Jacinto 6 Eco”)信息娱乐应用处理器采用与Jacinto 6设备相同的架构开发,以满足现代信息娱乐系统的强烈处理需求 - DRA72x器件为DRA74x器件提供了向上的可扩展性,同时在整个系列中引脚兼容,允许原始设备制造商(OEM)和原始设计制造商(ODM)快速实现创新连接技术,语音识别,音频流等。 Jacinto 6和Jacinto 6 Eco设备通过完全集成的混合处理器解决方案的最大灵活性带来高处理性能。 可编程性由具有Neon™扩展和TI C66x VLIW浮点DSP内核的单核ARM Cortex-A15 RISC CPU提供。 ARM处理器使开发人员能够将控制功能与DSP和协处理器上编程的其他算法分开,从而降低系统软件的复杂性。 此外,TI还为ARM提供了一整套开发工具, DSP,包括C编译器和用于查看源代码执行情况的调试接口。 DRA72x Jacinto 6 Eco处理器系列符合AEC-Q100标准。 特性 为信息娱乐应用而设计的架构 视频,图像和图形处理支持 全高清视频(1920×1080p,60 fps) 多视频输入和视频输出 2D和3D图形 ARM < sup>® Cortex ® -A15微处理器子系统 C66x浮点VLIW DSP 完全对象代码与C67x和...
发表于 11-02 19:27 44次 阅读
DRA725 适用于汽车信息娱乐系统的 SoC 处理器

DRA714 适用于信息娱乐系统和仪表组且带图形和数字信号处理器的 600MHz ARM Cortex-A15 SoC 处理器

DRA71x处理器提供538球,17×17毫米,0.65毫米球间距(0.8毫米间距规则可用于信号)采用Via Channel™阵列(VCA)技术,球栅阵列(BGA)封装。 该架构旨在通过经济高效的解决方案为汽车应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”),DRA74x“Jacinto”提供全面的可扩展性6“和DRA72x”Jacinto 6 Eco“系列信息娱乐处理器,包括图形,语音,HMI,多媒体和智能手机投影模式功能。 可编程性由具有Neon™扩展的单核Arm Cortex-A15 RISC CPU和TI C66x VLIW浮点DSP内核提供。 Arm处理器使开发人员能够将控制功能与DSP和协处理器上编程的其他算法分开,从而降低系统软件的复杂性。 此外,TI还为Arm提供了一整套开发工具, DSP,包括C编译器和用于查看源代码执行的调试接口。 所有设备都提供加密加速。高安全性(HS)设备上提供了所有其他受支持的安全功能,包括对安全启动,调试安全性和对可信执行环境的支持的支持。有关HS器件的更多信息,请联系您的TI代表。 DRA71x Jacinto 6入口处理器系列符合AEC-Q100标准。 该器件具有简化的电源轨道映射可实现更低成本的P...
发表于 11-02 19:27 28次 阅读
DRA714 适用于信息娱乐系统和仪表组且带图形和数字信号处理器的 600MHz ARM Cortex-A15 SoC 处理器

DRA716 适用于信息娱乐系统和仪表组且带图形和数字信号处理器的 800MHz ARM Cortex-A15 SoC 处理器

DRA71x处理器提供538球,17×17毫米,0.65毫米球间距(0.8毫米间距规则可用于信号)采用Via Channel™阵列(VCA)技术,球栅阵列(BGA)封装。 该架构旨在通过经济高效的解决方案为汽车应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”),DRA74x“Jacinto”提供全面的可扩展性6“和DRA72x”Jacinto 6 Eco“系列信息娱乐处理器,包括图形,语音,HMI,多媒体和智能手机投影模式功能。 可编程性由具有Neon™扩展的单核Arm Cortex-A15 RISC CPU和TI C66x VLIW浮点DSP内核提供。 Arm处理器使开发人员能够将控制功能与DSP和协处理器上编程的其他算法分开,从而降低系统软件的复杂性。 此外,TI还为Arm提供了一整套开发工具, DSP,包括C编译器和用于查看源代码执行的调试接口。 所有设备都提供加密加速。高安全性(HS)设备上提供了所有其他受支持的安全功能,包括对安全启动,调试安全性和对可信执行环境的支持的支持。有关HS器件的更多信息,请联系您的TI代表。 DRA71x Jacinto 6入口处理器系列符合AEC-Q100标准。 该器件具有简化的电源轨道映射可实现更低成本的P...
发表于 11-02 19:27 36次 阅读
DRA716 适用于信息娱乐系统和仪表组且带图形和数字信号处理器的 800MHz ARM Cortex-A15 SoC 处理器

DRA782 适用于音频放大器且带双核 DSP 的 SoC 处理器

DRA78x处理器提供367球,15×15毫米,0.65毫米球间距(0.8毫米间距规则可用于信号)采用Via Channel™阵列(VCA)技术,球栅阵列(S-PBGA)封装。 该架构旨在通过经济高效的解决方案为汽车协处理器,混合无线电和放大器应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto”提供全面的可扩展性6 Ex“),DRA74x”Jacinto 6“,DRA72x”Jacinto 6 Eco“和DRA71x”Jacinto 6 Entry“系列信息娱乐处理器。 此外,TI还为Arm和DSP提供了一整套开发工具,包括C编译器和用于查看源代码执行情况的调试接口。 DRA78x Jacinto 6 RSP (无线电声音处理器)器件系列符合AEC-Q100标准。 该器件具有简化的电源轨映射,可实现低成本的PMIC解决方案。 DRA78x处理器采用Via Channel™阵列(VCA)技术,球栅阵列(S-PBGA)封装,提供367球,15×15 mm,0.65 mm球间距(0.8 mms间距规则可用于信号)。 该架构旨在通过经济高效的解决方案为汽车处理器,混合无线电和放大器应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”提供完全可扩展性“),DRA74x”Jacinto 6“,...
发表于 11-02 19:27 17次 阅读
DRA782 适用于音频放大器且带双核 DSP 的 SoC 处理器

TDA3MA 具有完备的处理和视觉加速功能且适用于 ADAS 应用的低功耗 SoC

TI的TDA3x片上系统(SoC)是经过高度优化的可扩展系列器件,其设计满足领先的高级驾驶员辅助系统(ADAS)要求.TDA3x系列集最佳性能,低功耗特性和更小的外形尺寸和ADAS视觉分析处理功能于一体,有助于实现更自主的无碰撞驾驶体验,从而在汽车领域中的ADAS应用中得到了广泛的应用。 TDA3x SoC基于单一架构支持行业最广泛的ADAS应用(包括前置摄像头,后置摄像头,环视,雷达和融合技术),在当今汽车领域实现了复杂的嵌入TMS3x SoC采用异类可扩展架构,包含TI的定点和浮点TMS320C66x数字信号处理器(DSP)生成内核,Vision AccelerationPac(EVE)和Cortex-M4双核处理器。视觉技术。 TDA3x SoC采用异类可扩展架构。该器件可采用不同的封装选项(包括叠加封装)实现小外形尺寸设计,从而实现低功耗配置.TDA3x SoC还集成有诸多外设,包括LVDS环视系统的多摄像头接口(并行和串行),显示屏,控制器局域网(CAN)和千兆位以太网视频桥接(AVB)。 适用于本系列产品的Vision AccelerationPac包含嵌入式视觉引擎(EVE),因此应用处理器不用再执行视觉分析功能,同时还降低了能耗。视觉...
发表于 11-02 19:27 16次 阅读
TDA3MA 具有完备的处理和视觉加速功能且适用于 ADAS 应用的低功耗 SoC

DRA781 适用于音频放大器且带 DSP 的 SoC 处理器

DRA78x处理器提供367球,15×15毫米,0.65毫米球间距(0.8毫米间距规则可用于信号)采用Via Channel™阵列(VCA)技术,球栅阵列(S-PBGA)封装。 该架构旨在通过经济高效的解决方案为汽车协处理器,混合无线电和放大器应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto”提供全面的可扩展性6 Ex“),DRA74x”Jacinto 6“,DRA72x”Jacinto 6 Eco“和DRA71x”Jacinto 6 Entry“系列信息娱乐处理器。 此外,TI还为Arm和DSP提供了一整套开发工具,包括C编译器和用于查看源代码执行情况的调试接口。 DRA78x Jacinto 6 RSP (无线电声音处理器)器件系列符合AEC-Q100标准。 该器件具有简化的电源轨映射,可实现低成本的PMIC解决方案。 DRA78x处理器采用Via Channel™阵列(VCA)技术,球栅阵列(S-PBGA)封装,提供367球,15×15 mm,0.65 mm球间距(0.8 mms间距规则可用于信号)。 该架构旨在通过经济高效的解决方案为汽车处理器,混合无线电和放大器应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”提供完全可扩展性“),DRA74x”Jacinto 6“,...
发表于 11-02 19:27 19次 阅读
DRA781 适用于音频放大器且带 DSP 的 SoC 处理器

TDA3LX 适用于 ADAS 应用且具有处理、成像与视觉加速功能的低功耗 SoC

TI的TDA3x片上系统(SoC)是经过高度优化的可扩展系列器件,其设计满足领先的高级驾驶员辅助系统(ADAS)要求.TDA3x系列集最佳性能,低功耗特性和更小的外形尺寸和ADAS视觉分析处理功能于一体,有助于实现更自主的无碰撞驾驶体验,从而在汽车领域中的ADAS应用中得到了广泛的应用。 TDA3x SoC基于单一架构支持行业最广泛的ADAS应用(包括前置摄像头,后置摄像头,环视,雷达和融合技术),在当今汽车领域实现了复杂的嵌入TMS3x SoC采用异类可扩展架构,包含TI的定点和浮点TMS320C66x数字信号处理器(DSP)生成内核,Vision AccelerationPac(EVE)和Cortex-M4双核处理器。视觉技术。 TDA3x SoC采用异类可扩展架构。该器件可采用不同的封装选项(包括叠加封装)实现小外形尺寸设计,从而实现低功耗配置.TDA3x SoC还集成有诸多外设,包括LVDS环视系统的多摄像头接口(并行和串行),显示屏,控制器局域网(CAN)和千兆位以太网视频桥接(AVB)。 适用于本系列产品的Vision AccelerationPac包含嵌入式视觉引擎(EVE),因此应用处理器不用再执行视觉分析功能,同时还降低了能耗。视觉...
发表于 11-02 19:27 14次 阅读
TDA3LX 适用于 ADAS 应用且具有处理、成像与视觉加速功能的低功耗 SoC

DRA786 适用于音频放大器且带双核 DSP 和 EVE 的 SoC 处理器

DRA78x处理器提供367球,15×15毫米,0.65毫米球间距(0.8毫米间距规则可用于信号)采用Via Channel™阵列(VCA)技术,球栅阵列(S-PBGA)封装。 该架构旨在通过经济高效的解决方案为汽车协处理器,混合无线电和放大器应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto”提供全面的可扩展性6 Ex“),DRA74x”Jacinto 6“,DRA72x”Jacinto 6 Eco“和DRA71x”Jacinto 6 Entry“系列信息娱乐处理器。 此外,TI还为Arm和DSP提供了一整套开发工具,包括C编译器和用于查看源代码执行情况的调试接口。 DRA78x Jacinto 6 RSP (无线电声音处理器)器件系列符合AEC-Q100标准。 该器件具有简化的电源轨映射,可实现低成本的PMIC解决方案。 DRA78x处理器采用Via Channel™阵列(VCA)技术,球栅阵列(S-PBGA)封装,提供367球,15×15 mm,0.65 mm球间距(0.8 mms间距规则可用于信号)。 该架构旨在通过经济高效的解决方案为汽车处理器,混合无线电和放大器应用提供高性能并发,从DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”提供完全可扩展性“),DRA74x”Jacinto 6“,...
发表于 11-02 19:27 43次 阅读
DRA786 适用于音频放大器且带双核 DSP 和 EVE 的 SoC 处理器

DRA756 Jacinto 汽车电子应用处理器

DRA75x和DRA74x(Jacinto 6)信息娱乐应用处理器旨在满足现代信息娱乐系统汽车体验的强烈处理需求。 最多两个嵌入式视觉引擎(EVE) IVA子系统 显示子系统 使用DMA引擎显示控制器,最多三个管道 HDMI™编码器:符合HDMI 1.4a和DVI 1.0 视频处理引擎(VPE) 2D-Graphics加速器(BB2D)子系统 Vivante ® GC320核心 双核PowerVR ® SGX544 3D GPU 三个视频输入端口(VIP)模块 支持多达10个多路复用输入端口 通用内存控制器(GPMC) 增强型直接内存访问(EDMA)控制器 2端口千兆以太网(GMAC) 十六32 -Bit通用定时器 32位MPU看门狗定时器 五个内部集成电路(I 2 C)端口 HDQ™/1-Wire ®接口 SATA接口 媒体本地总线(MLB)子系统 十个可配置UART /IrDA /CIR模块 四个多通道串行外设接口(McSPI) Quad SPI(QSPI) 八个多通道音频串行端口(McASP)模块 SUPERS peed USB 3.0双重角色设备 三个高速USB 2.0双重角色设备 四个多媒体卡/安全数字/安全数字输入输出接口(MMC™/SD ® /SDIO) PCI-Express ®...
发表于 11-02 19:27 23次 阅读
DRA756 Jacinto 汽车电子应用处理器

SMJ320C6415 定点数字信号处理器

TMS320C64x ?? DSP(包括SMJ320C6414,SMJ320C6415和SMJ320C6416器件)是TMS320C6000中性能最高的定点DSP产品? DSP平台。 TMS320C64x ?? (C64x ?? )设备是基于第二代高性能,先进的VelociTI ??德州仪器(TI)开发的超长指令字(VLIW)架构(VelociTI.2 ??),使这些DSP成为多通道和多功能应用的绝佳选择。 C64x ??是C6000的代码兼容成员?? DSP平台。 C64x器件以720 MHz的时钟速率提供高达57.6亿条指令/秒(MIPS)的性能,可为高性能DSP编程挑战提供经济高效的解决方案。 C64x DSP具有高速控制器的操作灵活性和阵列处理器的数字功能。 C64x ?? DSP内核处理器有64个32位字长的通用寄存器和8个高度独立的功能单元 - 两个乘法器用于32位结果和六个算术逻辑单元(ALU)??用VelociTI.2 ??扩展。 VelociTI.2 ??八个功能单元中的扩展包括新的指令,以加速关键应用程序的性能,并扩展VelociTI的并行性?建筑。 C64x每周期可产生4个32位乘法累加(MAC),总计每秒2400万MAC(MMACS),或每周期8个8位MAC,总计4800 MMACS。 C64x DSP还具有特定于应用的硬件逻...
发表于 11-02 18:50 30次 阅读
SMJ320C6415 定点数字信号处理器

AM5718-HIREL AM5718-HIREL Sitara™ 处理器器件版本 2.0

AM5718-HIREL Sitara ARM应用处理器旨在满足现代嵌入式产品对于处理性能的强烈需求。 AM5718-HIREL器件通过其极具灵活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件还将可编程的视频处理功能与高度集成的外设集完美融合。 采用配有Neon™扩展组件的单核ARM Cortex-A15 RISC CPU和TI C66x VLIW浮点DSP内核,可提供编程功能。借助ARM处理器,开发人员能够将控制函数与在DSP和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。 此外,TI为ARM和C66x DSP提供了一系列完整的开发工具,其中包括C语言编译器,用在简化编程和调度的DSP汇编优化器,可查看源代码执行情况的调试界面等。 AM5718-HIREL Sitara ARM处理器系列符合AEC-Q100标准。 特性 有关器件版本1.0的详细信息,请参阅SPRS919 ARM®Cortex®-A15微处理器子系统 数字信号处理器(DSP) 目标代码与C67x和C64x +完全兼容 每周期最多32次16 x 16位定点乘法 高达512KB的片上L3 RAM 3级(L3)和4级(L4)互连 DDR3 /DDR3L存储器接口(EMIF)模块 ...
发表于 11-02 18:49 14次 阅读
AM5718-HIREL AM5718-HIREL Sitara™ 处理器器件版本 2.0

SM320C6457-HIREL 通信基础设施数字信号处理器

的TMS320C64x +™DSP(包括SM320C6457-HIREL器件)是TMS320C6000DSP平台上的高性能定点DSP系列产品.SM320C6457-HIREL器件基于德州仪器(TI)开发的第3代高性能,高级VelociTI超长指令字(VLIW)架构,这使得该系列DSP非常适合包括视频和电信基础设施,成像/医疗以及无线基础设施(WI)在内的各类应用。 C64x +器件向上代码兼容属于C6000™DSP平台的早期器件。 基于65nm的工艺技术以及凭借高达96亿条指令每秒(MIPS)[或9600 16位MMAC每周期]的性能( 1.2GHz的时钟速率时),SM320C6457-HIREL器件提供了一套应对高性能DSP编程挑战的经济高效型解决方案.SM320C6457-HIREL DSP可以灵活地利用高速控制器以及阵列处理器的数值计算能力。 C64x + DSP内核采用8个功能单元,2个寄存器文件以及2个数据路径。与早期C6000器件一样,其中2个功能单为乘法器或.M单元.C64x内核每个时钟周期执行4次16位×16位乘法累加,相比之下,C64x + .M单元的乘法吞吐量可增加一倍。因此,C64x +内核每个周期可以执行8次16位×16位MAC。采用1.2GHz时钟速率时,这意味着每秒可以执行9600次1...
发表于 11-02 18:48 35次 阅读
SM320C6457-HIREL 通信基础设施数字信号处理器