电子发烧友网 > 可编程逻辑 > 正文

采用FPGA芯片实现了高精度脉宽测量的方式浅析

2018年11月03日 11:12 次阅读
测量领域以及仪表仪器领域中,对数字信号的测量主要便是对其信号脉冲宽度进行测量。目前使用最多的方式便是脉冲计数的方式,即通过高频时钟脉冲在待测信号的低电平处或者高电平处进行计数,然后依照脉冲数量,通过计算的方式得到信号宽度,待测信号独立于计数时钟,其信号的上升以及下降沿无法同时钟边沿准确的吻合,所以,该方式得到的误差最大值可以达到一个时钟周期。例如,若是高频时钟为80MHz,那么其最大的误差量可以达到12.5ns。 脉冲计数法的精度也可以通过有效的方式予以提高,其思路如下:首先可以将计数时钟的频率予以提高,其次则是通过时幅转换技术对误差予以降低。测量误差会随着时钟频率的的提高而减小,但是频率提高,相对便会对芯片的要求有所提高。例如,若测量误差要求为1ns 时,其时钟频率必须达到1GHz,一般的计数芯片在这种状态下无法正常工作,并且电路板布线以及加工和材料选择都会成为难题。而使用时幅转换技术就无需对时钟频率有所要求,但是该种方式使用了模拟电路,若是待测频率相对较高,那么测量结果很容易受到噪声的干扰,并且若要求是对信号脉宽进行连续测量,那么电路能否快速反应是该方式需要解决的一大弊病。 而同上述两种方式都不相同的是,文章论述了一种新型的方式,通过数字移相的方式,对脉宽测量精度予以提高。该方式采用FPGA 芯片,实现了高精度脉宽测量。 1.测量原理 两路同频信号以一路作为参考,将另一路以该路信号作为参考,进行滞后或者超前的移动,从而形成相应的相位差,这边是移相。该种测量方式通常使用延时方法,通过对两数字信号之间产生的相位差以延时长短进行决定,这种测量原理的基础即数字移相技术。原始计数时钟信号CLK0 通过移相后得到CLK90、CLK180、CLK270。相位之间依次相差90°,通过这四路时钟信号对四个相同计数器进行同时驱动,从而完成信号计数。 2.系统实现 计数时钟之间所具有的相位差是该系统保持正常运行的基础,原始时钟频率通常所具有的频率一般较高,频率接100MHz,而周期也大于10ns 而小于20ns,所以即便是存在延迟时间也仅仅只有几ns;另外,为了避免由于传送延迟而对电路板芯片造成不利影响,必须保证系统的柔性以及稳定和精度。文章通过对可编程门阵列,对测量方法予以实现。通过下图的分析可以看出,测量结果最终被送入到FIFO 缓存,从而在处理速度上可以有效得以提高,最终通过PLC总线完成数据的传送。 采用FPGA芯片实现了高精度脉宽测量的方式浅析 各个模块之间的时序需要予以协调控制,而通过逻辑控制则可以有效的得以时间,并使得系统能够正常运行。而FIFO 缓冲模块是在FPGA 芯片中予以实现,另外,逻辑控制也是在该芯片中予以实现的。 artanII 系列相对于其他的FPGA 芯片性价比相对较高。并且运行频率最高而已达到200MHz,这里芯片选用的是XC2S15-6 以此保证时钟信号不会出现始终外协以及延时传送;并且在时钟信号的控制上也相对较为方便,例如时钟信号的分频以及倍频和移相。另外通过DLL 功能可以实现移相计数模块的快速构建,从而实现上述文章中介绍的几种测量方式。通过DLL 处理后的原始时钟可以得到相差为90°的四组相位,即SLD0、CLK90以及CLK180和CLK270,最后计算出信号脉宽值。 3.仿真分析以及精度分析 通过给出内部的布线,实现芯片的方针结果,其仿真结果用Modelsim实现。在RESET 后对计数模块进行启动,继而开始测量待测信号,测量后会产生READY 信号,同时将测量后的结果输出,为后续的测量计算以及分析提供基础信息,通过仿真实验可以证明系统可以达到目标要求。 然后进一步对系统进行误差分析,系统测量脉宽测量会出现误差的原因主要是因为系统原理误差TS、时钟相移误差Tp 和信号延迟误差Td 以及计数时钟抖晃Tc 等多项误差的存在。通过上面的分析可以看出,若时钟输入过程中晶振为80MHz 时,得出的误差量为3.125ns。时钟相移误差是四路相位-偏移产生的信号本身,该信号从SLKDLL 中分离,依照芯片参数,最大的相移误差可以达到200ps。 通过分析计算可以得出结果:分别可以得到计数时钟到各自计数器的延迟时间,控制计数器启动停止的HF 信号到四个计数器的时间。由于需要的是各计数时钟间相对延迟时间,故还能得到时钟相对于HF信号到计数器的延迟。 数字移相技术是目前我们应用在脉宽测量上的基础,在此基础上文章提出了一种精度更高的测量系统,这种方式不同于脉冲计数的方式,在精度上更是高出脉冲计数数倍。而该种方式的测量精度还能够继续予以提升,主要可以通过以下两方面予以完善:首先将晶振频率继续提高,将FPGA 芯片的速度提升的更快。着也是因为系统原理误差会受到晶振频率的影响,晶振频率越高,其误差值就会越小。其次,是对信号延迟误差予以降低。通过前面的分析可以看出,系统精度会受到信号延迟误差的影响。通过减少计数器以及技术时钟的信号延迟差异,能够将测量精度有效提高。另外在FPGA芯片中,信号延迟的时间能够方便的得到,所以,设计过程中只需要将内部元件的位置以及连线予以调整便可以对延迟误差进行调整,或者通过增加一些门电路,从而令信号延迟时间保持一致。

技术专区

下载发烧友APP
打造属于您的人脉电子圈
关注电子发烧友微信
有趣有料的资讯及技术干货
关注发烧友课堂
锁定最新课程活动及技术直播
收藏 人收藏
分享:

评论

相关推荐

FPGA业者营收攀升 带动庞大的LTE设备购置及...

东亚地区长程演进计划(LTE)设备需求,驱动现场可编程闸阵列(FPGA)业者营收攀升。2014年中国...
发表于 2018-11-03 11:05 0次阅读
FPGA业者营收攀升 带动庞大的LTE设备购置及...

FPGA让自动驾驶开发更具灵活性

作为汽车从传统功能车向智能车升级的一项过渡技术,ADAS随着汽车电子的快速发展,以及相关安全标准和消...
发表于 2018-11-03 09:49 15次阅读
FPGA让自动驾驶开发更具灵活性

在低功率DSP密集型系统设计中应对DSP挑战的F...

对于高速的DSP密集型系统设计,降低功率变得越来越重要。例如,在通信系统中,通信必须以周期猝发方式来...
发表于 2018-11-02 16:37 104次阅读
在低功率DSP密集型系统设计中应对DSP挑战的F...

如何针对FPGA或微处理器配置各种电压输出跟踪和...

为给DSP、ASIC、FPGA和微处理器的负载点供电而引起的电压输入轨数目的增多使得电源设计更加具有...
发表于 2018-11-02 16:27 224次阅读
如何针对FPGA或微处理器配置各种电压输出跟踪和...

赛灵思从FPGA走向ACAP 从器件到平台的新征...

赛灵思(Xilinx)公布2019财年第二季度财报,财报显示该公司实现季度性收入7.46亿美元,比去...
发表于 2018-11-02 15:28 334次阅读
赛灵思从FPGA走向ACAP 从器件到平台的新征...

[放置30-73]SPI接口IP,如何解决这个严重警告?

发表于 2018-11-02 11:34 24次阅读
[放置30-73]SPI接口IP,如何解决这个严重警告?

使用MAXI接口的最简单方法是什么?

发表于 2018-11-02 11:32 17次阅读
使用MAXI接口的最简单方法是什么?

使用ODDR转发多个时钟是否必须实例化几个ODDR?

发表于 2018-11-02 11:28 20次阅读
使用ODDR转发多个时钟是否必须实例化几个ODDR?

请问高速AD差分时钟驱动能使用LVPECL输出的有源晶振交流耦合至AD的时钟引脚吗?

发表于 2018-11-02 09:25 39次阅读
请问高速AD差分时钟驱动能使用LVPECL输出的有源晶振交流耦合至AD的时钟引脚吗?

AD9254的时钟配置可以直接使用从FPGA差分时钟引脚引出的时钟信号吗

发表于 2018-11-02 09:14 51次阅读
AD9254的时钟配置可以直接使用从FPGA差分时钟引脚引出的时钟信号吗

ad9211-300的spi配置不进去数据

发表于 2018-11-02 08:59 36次阅读
ad9211-300的spi配置不进去数据

新冒出来的Efinix会革掉FPGA的命么?

发表于 2018-11-01 20:08 60次阅读
新冒出来的Efinix会革掉FPGA的命么?

基于FPGA SOPC技术的传感器非线性软件校正实现

发表于 2018-11-01 17:24 56次阅读
基于FPGA SOPC技术的传感器非线性软件校正实现

FPGA在智能压力传感器系统中的应用设计

发表于 2018-11-01 17:15 24次阅读
FPGA在智能压力传感器系统中的应用设计

FPGA将在云端数据中心业务发挥突出的作用

上海安路信息科技有限公司(以下简称“安路科技”)市场与应用部副总经理陈利光告诉记者:“FPGA已经在...
发表于 2018-11-01 16:47 389次阅读
FPGA将在云端数据中心业务发挥突出的作用

GPU/FPGA/ASIC/类脑芯片大比拼 四种...

2017年,“人工智能”俨然已经成为所有媒体的头条热点,在媒体和资本的推动下,AI以迅雷不及掩耳之势...
发表于 2018-11-01 16:40 206次阅读
GPU/FPGA/ASIC/类脑芯片大比拼 四种...

请问verilog如何实现SJA1000的初始化

发表于 2018-11-01 10:03 38次阅读
请问verilog如何实现SJA1000的初始化

莱迪思推出iCE40Ultra FPGA产品系列...

随着移动设备的普及化、多样化,消费者对其功能要求也越来越挑剔,而设备中主控芯片无法完成的新功能,需要...
发表于 2018-10-31 17:33 334次阅读
莱迪思推出iCE40Ultra FPGA产品系列...

关于高速ADC和DAC与FPGA的配合使用浅析

许多数字处理系统都会使用FPGA,原因是FPGA有大量的专用DSP以及block RAM资源,可以用...
发表于 2018-10-31 17:24 71次阅读
关于高速ADC和DAC与FPGA的配合使用浅析

FPGA时序的基本概念,RTL项目的设计探索

尽管工程师们很清楚已有 FPGA 工具的参数设置,但是很多时候并没有完全把这些设置的功能发挥出来。一...
发表于 2018-10-31 15:21 204次阅读
FPGA时序的基本概念,RTL项目的设计探索

数字图像是怎么通过模拟转为数字的?

还记得数字电路上对应的实验都是VHDL的实验吗?数字电路告诉我们各种数字逻辑:非或与异。这些逻辑让我...
发表于 2018-10-31 15:18 161次阅读
数字图像是怎么通过模拟转为数字的?

AI芯片的过去和未来,看这篇文章就够了

相信你一定还记得击败了李世石和柯洁的谷歌阿尔法狗(AlphaGo),那你知道驱动AlphaGo的是什...
发表于 2018-10-31 13:56 452次阅读
AI芯片的过去和未来,看这篇文章就够了

基于FPGA的短波通信接收机及其具体实现方案详解

短波通信又称高频通信,是利用HF波段(3-30MHz)电磁波进行的无线电通信。短波通信主要靠天波传播...
发表于 2018-10-30 17:38 82次阅读
基于FPGA的短波通信接收机及其具体实现方案详解

基于Cyclone IV GX系列的FPGA的P...

PCI Express(PCIe)是一种高性能互连协议,可应用于网络适配、图形加速、服务器、大数据传...
发表于 2018-10-30 17:18 81次阅读
基于Cyclone IV GX系列的FPGA的P...

基于FPGA的心音采集系统

本采集系统框图如图1所示,该系统由心音传感器、信号预处理电路、A/D转换电路以及PC等构成。其中,信...
发表于 2018-10-30 10:32 213次阅读
基于FPGA的心音采集系统

FPGA从电子设计的外围器件逐渐演变为数字系统的...

作为一种可编程逻辑器件,FPGA在二十多年的发展历程中,从电子设计的外围器件逐渐演变为数字系统的核心...
发表于 2018-10-29 17:54 602次阅读
FPGA从电子设计的外围器件逐渐演变为数字系统的...

FPGA的独特性与灵活性在智能化连接领域中扮演着...

例如在体育赛事和电脑游戏活动直播不断风靡的推动下,4K视频和H.265编码算法迎来大发展,传统CPU...
发表于 2018-10-29 17:48 130次阅读
FPGA的独特性与灵活性在智能化连接领域中扮演着...

高云半导体推出小封装、超低功耗的GW1NZ系列F...

国内领先的可编程逻辑器件供应商广东高云半导体科技股份有限公司(以下简称:高云半导体),宣布推出小封装...
发表于 2018-10-29 16:05 572次阅读
高云半导体推出小封装、超低功耗的GW1NZ系列F...

Altera发布MAX 10:业界首款多功能、低...

一直以来,FPGA可编程器件都主要应用在通讯设备或工业控制等较为专业的应用领域,但随着不同行业使用需...
发表于 2018-10-28 11:53 161次阅读
Altera发布MAX 10:业界首款多功能、低...

使用安全FPGA器件可以保护用于物联网的新DSP...

对于基于数字信号处理器(DSP)的设计,如果DSP没有足够的安全能力,便特别容易受到入侵。在许多应用...
发表于 2018-10-28 11:44 55次阅读
使用安全FPGA器件可以保护用于物联网的新DSP...

为什么俄罗斯没有高端芯片 却能造出一流武器

为什么俄罗斯没有高端芯片,却能造出一流武器?
发表于 2018-10-27 10:56 1308次阅读
为什么俄罗斯没有高端芯片  却能造出一流武器

Silexica最新版SLX解决方案可优化软硬件...

业界首款解决方案,用来分析用于 RISC/FPGA 设计空间探索的 C/C ++ 代码,从而优化硬件...
发表于 2018-10-27 10:35 87次阅读
Silexica最新版SLX解决方案可优化软硬件...

三星电子推出基于赛灵思FPGA技术的SmartS...

基于赛灵思 FPGA的三星的 SmartSSD 有助于推动像高性能计算、人工智能和新兴应用等新一代数...
发表于 2018-10-27 10:31 242次阅读
三星电子推出基于赛灵思FPGA技术的SmartS...

赛灵思推出能提供FPGA设计工具和IP的ISE设...

赛灵思公司推出ISE设计套件11.1版本(ISE Design Suite 11.1)。这一FPGA...
发表于 2018-10-27 08:22 373次阅读
赛灵思推出能提供FPGA设计工具和IP的ISE设...

以FPGA+DSP为基础的RCM远控器研究详解

为了远程对现场进行设备管理和环境监控,并简化现场监控设备,有效地提高整个系统的稳定性和安全性。拟开...
发表于 2018-10-26 17:21 65次阅读
以FPGA+DSP为基础的RCM远控器研究详解

基于FPGA的ADS8341控制器设计

由图1可以看出,ADS8341完成一次转换需要24个DCLK时钟,其中在前8个时钟的上升沿,DIN控...
发表于 2018-10-26 14:50 360次阅读
基于FPGA的ADS8341控制器设计

Versal能否让赛灵思开启涅槃之旅?

先来看其硬件。赛灵思产品及技术营销高级技术总监Kirk Saban指出,异构计算平台必须要有多个不同...
发表于 2018-10-26 14:34 988次阅读
Versal能否让赛灵思开启涅槃之旅?

LUT如何构成逻辑函数

LUT如何如何构成逻辑函数;2个LUT通过互连可以构成7bit输入,单bit输出的逻辑。实现方式为两...
发表于 2018-10-26 14:31 301次阅读
LUT如何构成逻辑函数

从四个方面区别arm与fpga

ARM是应用,FPGA是芯片设计,前者是软件,后面是硬件,ARM就像单片机,但是它本身的资源是生产厂...
发表于 2018-10-26 14:11 146次阅读
从四个方面区别arm与fpga

高云半导体与清华大学计算机系开展国产FPGA交流...

广东高云半导体科技股份有限公司(以下简称“高云半导体”)于10月25日与清华大学计算机系师生举行了国...
发表于 2018-10-26 10:16 1254次阅读
高云半导体与清华大学计算机系开展国产FPGA交流...

赛灵思2019财年Q2营收大涨19% 7纳米AC...

10月24日,赛灵思最新出炉的2019财年第二季度的财报信息显示,该公司第二季度实现季度性收入最高纪...
发表于 2018-10-25 17:22 687次阅读
赛灵思2019财年Q2营收大涨19% 7纳米AC...

赛灵思推出能提供FPGA设计工具和IP的ISE设...

赛灵思公司推出ISE设计套件11.1版本(ISE Design Suite 11.1)。这一FPG...
发表于 2018-10-25 15:47 117次阅读
赛灵思推出能提供FPGA设计工具和IP的ISE设...

Altera开发出了一套完整的SoC解决方案

Altera的Arria II GX、Stratix IV GT、Stratix IV GX FP...
发表于 2018-10-25 15:43 107次阅读
Altera开发出了一套完整的SoC解决方案

Xilinx推出reVISION软件堆栈,叫板英...

人工智能(AI)以往需要非常庞大的运算量才能实现,因此必须在云端数据中心由服务器执行。但随着AI走向...
发表于 2018-10-24 17:30 101次阅读
Xilinx推出reVISION软件堆栈,叫板英...

FPGA厂商的易主或战略的改变,势必会影响FPG...

如果说“变”是历史的主调,那对于FPGA业者来说,变化显然来得太快了。 Intel(英特尔)以167...
发表于 2018-10-24 17:23 160次阅读
FPGA厂商的易主或战略的改变,势必会影响FPG...

赛灵思开发者大会:共同探讨行业趋势,分享设计经验...

标量处理引擎。Versal有双ARM Cortex-A72应用处理器。嵌入式处理来自于ARM,拥有...
发表于 2018-10-24 10:08 736次阅读
赛灵思开发者大会:共同探讨行业趋势,分享设计经验...

FPGA是英特尔成长策略的关键,其动力来自成长引...

处理器龙头大厂英特尔昨(19)日在美国开发者论坛(IDF)中,首度举行英特尔SoC FPGA科技论坛...
发表于 2018-10-23 16:48 84次阅读
FPGA是英特尔成长策略的关键,其动力来自成长引...

英特尔CPU+FPGA的AI芯片技术布局,或将替...

近日,英特尔宣布与科大讯飞达成技术合作,共同优化在机器学习与深度学习领域的离线训练与在线预测,并在上...
发表于 2018-10-23 16:38 147次阅读
英特尔CPU+FPGA的AI芯片技术布局,或将替...

通过LPM_ROM模块和VHDL语言为核心设计多...

以FPGA芯片为载体, 通过QuartusII 的LPM_ROM 模块和VHDL 语言为核心设计一个...
发表于 2018-10-23 10:05 935次阅读
通过LPM_ROM模块和VHDL语言为核心设计多...

为什么英特尔要将至强CPU与FPGA加以结合?

就目前的技术指标而言,我们只能给出有限的猜测性结论。Altera公司很可能负责相关FPGA芯片的制造...
发表于 2018-10-23 10:01 391次阅读
为什么英特尔要将至强CPU与FPGA加以结合?

在Vivado中新建IO Planning工程来...

在Vivado中新建IO Planning工程来初步引脚分配,这样会大大提高开发效率 在这里,你可...
发表于 2018-10-22 17:12 352次阅读
在Vivado中新建IO Planning工程来...

基于循环前缀的非数据辅助估计算法研究与FPGA实...

提出了一种基于循环前缀的符号同步算法。此算法在最大似然估计的基础上加以改进,简化了符号同步中相关运算...
发表于 2018-10-22 14:55 318次阅读
基于循环前缀的非数据辅助估计算法研究与FPGA实...

浅析5G产业链国产化的机遇与挑战

相较4G,5G无线网络架构将发生重大变化。从功能上看,5G通信收发系统仍将大致分为天线单元、射频单元...
发表于 2018-10-22 11:54 1264次阅读
浅析5G产业链国产化的机遇与挑战

FPGA内部可编程逻辑CLB资源分析

现在的FPGA里面有很多存储资源,DSP(数字信号处理)资源,布线通道,I/O资源,当然最根本的还是...
发表于 2018-10-22 11:00 325次阅读
FPGA内部可编程逻辑CLB资源分析

从FPGA到ACAP,“万能芯片”如何华丽转身

作为“摩尔定律”的倡导者,英特尔则在FPGA上依然在宣讲先进工艺的重要性,14nm的FPGA产品和1...
发表于 2018-10-22 10:44 584次阅读
从FPGA到ACAP,“万能芯片”如何华丽转身

美国新创公司NuPGA利用石墨做为FPGA组件内...

一家新创IC公司NuPGA声称,碳内存架构(Carbon-based memory archite...
发表于 2018-10-21 10:58 109次阅读
美国新创公司NuPGA利用石墨做为FPGA组件内...

基于FPGA器件的内块存储器资源功能验证方法设计...

可编程逻辑阵列(FPGA)由于其具有可编程、上市时间短、灵活性及高吞吐量等特性广泛应用于数字信号处...
发表于 2018-10-21 10:32 139次阅读
基于FPGA器件的内块存储器资源功能验证方法设计...

FPGA如何让视频编码与AI非常简单的结合

Aupera是一家专注于视频数据应用的新一代系统解决方案的创业公司,Aupera资深AI工程师Nar...
发表于 2018-10-20 10:30 485次阅读
FPGA如何让视频编码与AI非常简单的结合

CRC的计算过程 汉明距离如何计算呢

第六章的内容在《移动通信》课程中也有涉及,穿插着学习能够加深记忆。我花了好长时间的讲解CRC的寄存器...
发表于 2018-10-20 09:41 341次阅读
CRC的计算过程 汉明距离如何计算呢

NanoBoard 3000系列FPGA开发板助...

FPGA正在成为电子产品设计的主流选择。但对于完全没有FPGA专业背景的设计工程师而言,在数天之内完...
发表于 2018-10-20 09:14 65次阅读
NanoBoard 3000系列FPGA开发板助...

CNN高效升级,有一定的可编程性

2018年7月18日,自适应和智能计算公司赛灵思(Xilinx, Inc.)宣布完成对专注于神经网络...
发表于 2018-10-20 09:13 471次阅读
CNN高效升级,有一定的可编程性

英特尔将至强CPU与FPGA加以结合,推出新一代...

就在昨天,英特尔公司悄然发布了一项面向其芯片产品线的大规模升级方案:芯片巨头将在近期推出一款将CPU...
发表于 2018-10-19 16:39 283次阅读
英特尔将至强CPU与FPGA加以结合,推出新一代...

从FPGA到ACAP,赛灵思实现了跳跃性的发展

让时光倒退回到2015年,这一年2月份,FPGA龙头企业赛灵思(Xilinx)发布了业界首款16nm...
发表于 2018-10-19 16:31 551次阅读
从FPGA到ACAP,赛灵思实现了跳跃性的发展

FPGA内部可编程逻辑资源的结构,CLB资源介绍

第二种Slice叫SLICEM,电路结构如下。除了LUTS与SLICEL的LUTS不同之外,其余结构...
发表于 2018-10-18 17:04 408次阅读
FPGA内部可编程逻辑资源的结构,CLB资源介绍

赛灵思联手华为推出首个使用FPGA的广播质量级的...

赛灵思公司(Xilinx)、华为和 NGCodec 今天宣布开发中国首款云端高效率视频编码 (HV...
发表于 2018-10-18 16:55 154次阅读
赛灵思联手华为推出首个使用FPGA的广播质量级的...

Intel收购FPGA公司是为了微软?

去年Intel宣布斥资167亿美元收购了全球第一大FPGA公司Altera,而且这家公司还是Inte...
发表于 2018-10-18 16:50 480次阅读
Intel收购FPGA公司是为了微软?

基于FPGA+DSP的高速中频采样信号处理平台

高速中频采样信号处理平台在实际应用中有很大的前景,提出采用FPGA+DSP的处理结构,结合高性能A/...
发表于 2018-10-18 16:36 445次阅读
基于FPGA+DSP的高速中频采样信号处理平台

赛灵思CEO:FPGA迎来春天,汽车芯片市场需审...

现在虽然伴随着自动驾驶的发展,有了更多的机会,但行业内仍有传统的汽车芯片巨头,尊重基本的市场规律是应...
发表于 2018-10-18 15:17 632次阅读
赛灵思CEO:FPGA迎来春天,汽车芯片市场需审...

华为公司与Xilinx在XDF上联合发布FX系列...

2018年10月16日, 中国北京 (赛灵思开发者论坛) –今日, 华为在赛灵思开发者论坛( XDF...
发表于 2018-10-17 13:42 399次阅读
华为公司与Xilinx在XDF上联合发布FX系列...

一文教你如何破解MCU

中央处理器CPU,包括运算器、控制器和寄存器组。是MCU内部的核心部件,由运算部件和控制部件两大部分...
发表于 2018-10-16 16:45 182次阅读
一文教你如何破解MCU

TMP411 ±1°C Programmable...

TMP411设备是一个带有内置本地温度传感器的远程温度传感器监视器。远程温度传感器,二极管连接的晶体管通常是低成本,NPN或PNP型晶体管或二极管,是微控制器,微处理器或FPGA的组成部分。 远程精度为±1 °C适用于多个设备制造商,无需校准。双线串行接口接受SMBus写字节,读字节,发送字节和接收字节命令,以设置报警阈值和读取温度数据。 TMP411器件中包含的功能包括:串联电阻取消,可编程非理想因子,可编程分辨率,可编程阈值限制,用户定义的偏移寄存器,用于最大精度,最小和最大温度监视器,宽远程温度测量范围(高达150°C),二极管故障检测和温度警报功能。 TMP411器件采用VSSOP-8和SOIC-8封装。 特性 ±1°C远程二极管传感器 ±1°C本地温度传感器 可编程非理想因素 串联电阻取消 警报功能 系统校准的偏移寄存器 与ADT7461和ADM1032兼容的引脚和寄存器 可编程分辨率:9至12位 可编程阈值限...
发表于 2018-09-19 16:35 8次阅读
TMP411 ±1°C Programmable...

TMP468 具有引脚可编程的总线地址的高精度远...

TMP468器件是一款使用双线制SMBus或I 2 C兼容接口的多区域高精度低功耗温度传感器。除了本地温度外,还可以同时监控多达八个连接远程二极管的温度区域。聚合系统中的温度测量可通过缩小保护频带提升性能,并且可以降低电路板复杂程度。典型用例为监测服务器和电信设备等复杂系统中不同处理器(如MCU,GPU和FPGA)的温度。该器件将诸如串联电阻抵消,可编程非理想性因子,可编程偏移和可编程温度限值等高级特性完美结合,提供了一套精度和抗扰度更高且稳健耐用的温度监控解决方案。 八个远程通道(以及本地通道)均可独立编程,设定两个在测量位置的相应温度超出对应值时触发的阈值。此外,还可通过可编程迟滞设置避免阈值持续切换。 TMP468器件可提供高测量精度(0.75°C)和测量分辨率(0.0 625°C)。该器件还支持低电压轨(1.7V至3.6V)和通用双线制接口,采用高空间利用率的小型封装(3mm×3mm或1.6mm×1.6mm),可在计算系统中轻松集成。远程结支持-55°C至+ 150°C的温度范围。 特性 8通道远程二极管温度传感器精度:±0.75&...
发表于 2018-09-18 16:05 4次阅读
TMP468 具有引脚可编程的总线地址的高精度远...